En-tête de navigationNavigation principaleSuiviFiche


Unité de recherche
INNOSUISSE
Numéro de projet
25828.1 PFES-ES
Titre du projet
Evaluation and hardware accelerated implementation of quantum-computer resitant security algorithms
Titre du projet anglais
Evaluation and hardware accelerated implementation of quantum-computer resitant security algorithms

Textes relatifs à ce projet

 AllemandFrançaisItalienAnglais
Description succincte
Anzeigen
-
-
Anzeigen
Résumé des résultats (Abstract)
Anzeigen
-
-
Anzeigen

Textes saisis


CatégorieTexte
Description succincte
(Allemand)
Evaluation und hardwarebeschleunigte Implementation von Quantencomputer-resistenten Verschlüsselungsalgorithmen
Description succincte
(Anglais)
Evaluation and hardware accelerated implementation of quantum-computer resitant security algorithms
Résumé des résultats (Abstract)
(Allemand)
Über Herstellern und Anwendern von Hardware Security Modulen (HSM) hängt heute das Damoklesschwert der Quantencomputer. Auf ihnen lässt sich nämlich Shors Algorithmus zur Berechnung von Primfaktoren und Logarithmen so effizient umsetzen, dass die heute gängigen Public-Key-Verfahren als geknackt gelten müssen. Das vorliegende Projekt befasst sich mit der effizienten und sicheren Implementation von neuen, Quantencomputer-resistenten Algorithmen mittels Hardwarebeschleunigung.
Résumé des résultats (Abstract)
(Anglais)