ServicenavigationHauptnavigationTrailKarteikarten


Forschungsstelle
INNOSUISSE
Projektnummer
25828.1 PFES-ES
Projekttitel
Evaluation und hardwarebeschleunigte Implementation von Quantencomputer-resistenten Verschlüsselungsalgorithmen
Projekttitel Englisch
Evaluation and hardware accelerated implementation of quantum-computer resitant security algorithms

Texte zu diesem Projekt

 DeutschFranzösischItalienischEnglisch
Kurzbeschreibung
Anzeigen
-
-
Anzeigen
Abstract
Anzeigen
-
-
Anzeigen

Erfasste Texte


KategorieText
Kurzbeschreibung
(Deutsch)
Evaluation und hardwarebeschleunigte Implementation von Quantencomputer-resistenten Verschlüsselungsalgorithmen
Kurzbeschreibung
(Englisch)
Evaluation and hardware accelerated implementation of quantum-computer resitant security algorithms
Abstract
(Deutsch)
Über Herstellern und Anwendern von Hardware Security Modulen (HSM) hängt heute das Damoklesschwert der Quantencomputer. Auf ihnen lässt sich nämlich Shors Algorithmus zur Berechnung von Primfaktoren und Logarithmen so effizient umsetzen, dass die heute gängigen Public-Key-Verfahren als geknackt gelten müssen. Das vorliegende Projekt befasst sich mit der effizienten und sicheren Implementation von neuen, Quantencomputer-resistenten Algorithmen mittels Hardwarebeschleunigung.
Abstract
(Englisch)